Optimierung in der Praxis - Probleme des Chip Design
Beim Designprozess moderner Computerchips ergibt sich fast jedes klassische Problem der kombinatorischen sowie stetigen Optimierung als Teilaufgabe. Ausgehend von konkreten Anwendungen im Chipdesign werden in dieser Vorlesung die Modellierung/mathematische Problemformulierung motiviert und entsprechende Lösungsverfahren besprochen. Die Veranstaltungen baut dabei inhaltlich insbesondere auf den Vorlesungen Optimierung I und II auf und setzt diese fort. Es soll einerseits tieferes theoretisches Wissen und Verständnis vermittelt werden, andererseits soll anhand der motivierenden Anwendung auch die praktische Relevanz der Optimierung deutlich werden.
- Dozent Dr. J. Maßberg
- V2+Ü1
- Master Vertiefung Optimierung OR
Vorlesung:
- Montags, 14-16Uhr He E 60
Übung:
- Dienstags 12-14Uhr He E 60 (jede zweite Woche, Beginn 15.05.2012)
Prüfung:
- Die mündlichen Prüfungen finden am Mittwoch den 18. Juli statt
Übungsblätter:
Aktuelles
Die Übungen finden zweistündig, alle zwei Wochen, statt. Letzter Termin:
10.07.2012